Image from Google Jackets

Logaritmik ve üstel fonksiyon hesaplamaları için bütünleşik yenilikçi donanım mimarisi geliştirilmesi = Devoloping a novel integrated hardware architecture for calculation of logarithmic and exponantional functions / Gülfem Helvacıoğlu.

By: Language: Türkçe Ankara: TOBB ETÜ Fen Bilimleri Enstitüsü, 2017Description: xv 115 pages : charts, graphics, color illustrations ; 30 cmContent type:
  • text
Media type:
  • unmediated
Carrier type:
  • volume
Contained works:
  • TOBB Ekonomi ve Teknoloji Üniversitesi. Fen Bilimleri Enstitüsü
Subject(s): Online resources: Dissertation note: Tez (Yüksek Lisans)--TOBB ETÜ Fen Bilimleri Enstitüsü Nisan 2017 Summary: Bu çalışmada, belirli bir tabanda logaritma hesaplaması yapan İndirgemeli CORDIC Tabanlı Logaritma Çeviricisi (İCTLÇ) metodu tanıtılmış ve İCTLÇ'nin FPGA(Field-Programmable-Gate-Array) tabanlı donanım mimarisi ayrıntıları ile anlatılmıştır. İCTLÇ çok düşük kaynak kullanımı ile yüksek bit hassasiyetinde logaritma hesaplarını karmaşık olmayan bir donanım mimarisi ile yapabilmektedir. Toplama ve bit kaydırma işlemlerini barındıran CORDIC metodunun yanında hızlı bir sayı indirgeme yöntemi kullanarak çok geniş aralıktaki sayıların logaritmik çevrimini diğer metotlara kıyasla daha yüksek hassasiyetle ve az kaynak kullanımı ile mümkün kılmaktadır. İçerisinde bulundurduğu indirgeme metodu ile de aynı mimari ile geniş bir operasyon değer aralığı sunmaktadır. In this work, a novel method Reduced CORDIC Based Logarithm Converter (RCBLC) is introduced for computing the specific-based logarithm of the binary values, and then the hardware architecture of RCBLC based on FPGA is analyzed in detail. Hardware architecture of RCBLC is implemented such that it enables logarithm conversion with both high output bit-sensitivity and low resource utilization. In addition to CORDIC method which includes only add-and-shift operations, using the rapid value reduction method provides an opportunity for calculating logarithm of a value more precise and lower resource utilization comparing to other methods. Thanks to the reduction method in it, RCBLC can provide wide operating input interval for logarithm conversion. Keywords: Logarithm, FPGA, CORDIC, Signal processing
Tags from this library: No tags from this library for this title. Log in to add tags.
Star ratings
    Average rating: 0.0 (0 votes)
Holdings
Item type Current library Home library Collection Call number Status Date due Barcode
Thesis Thesis Merkez Kütüphane Tez Koleksiyonu / Thesis Collection Merkez Kütüphane Tezler TEZ TOBB FBE ELE YL’17 HEL (Browse shelf(Opens below)) Ödünç Verilemez-Tez / Not For Loan-Thesis TZ00760

Tez (Yüksek Lisans)--TOBB ETÜ Fen Bilimleri Enstitüsü Nisan 2017

Bu çalışmada, belirli bir tabanda logaritma hesaplaması yapan İndirgemeli CORDIC Tabanlı Logaritma Çeviricisi (İCTLÇ) metodu tanıtılmış ve İCTLÇ'nin FPGA(Field-Programmable-Gate-Array) tabanlı donanım mimarisi ayrıntıları ile anlatılmıştır. İCTLÇ çok düşük kaynak kullanımı ile yüksek bit hassasiyetinde logaritma hesaplarını karmaşık olmayan bir donanım mimarisi ile yapabilmektedir. Toplama ve bit kaydırma işlemlerini barındıran CORDIC metodunun yanında hızlı bir sayı indirgeme yöntemi kullanarak çok geniş aralıktaki sayıların logaritmik çevrimini diğer metotlara kıyasla daha yüksek hassasiyetle ve az kaynak kullanımı ile mümkün kılmaktadır. İçerisinde bulundurduğu indirgeme metodu ile de aynı mimari ile geniş bir operasyon değer aralığı sunmaktadır.

In this work, a novel method Reduced CORDIC Based Logarithm Converter (RCBLC) is introduced for computing the specific-based logarithm of the binary values, and then the hardware architecture of RCBLC based on FPGA is analyzed in detail. Hardware architecture of RCBLC is implemented such that it enables logarithm conversion with both high output bit-sensitivity and low resource utilization. In addition to CORDIC method which includes only add-and-shift operations, using the rapid value reduction method provides an opportunity for calculating logarithm of a value more precise and lower resource utilization comparing to other methods. Thanks to the reduction method in it, RCBLC can provide wide operating input interval for logarithm conversion. Keywords: Logarithm, FPGA, CORDIC, Signal processing

There are no comments on this title.

to post a comment.
Devinim Yazılım Eğitim Danışmanlık tarafından Koha'nın orjinal sürümü uyarlanarak geliştirilip kurulmuştur.