000 | 03113 a2200409 4500 | ||
---|---|---|---|
999 |
_c200428230 _d46154 |
||
001 | 200425247 | ||
003 | TR-AnTOB | ||
005 | 20230908000934.0 | ||
008 | 161109s2016 tu 000 0 | ||
040 |
_aTR-AnTOB _cTR-AnTOB _beng _erda |
||
041 | 0 | _atur | |
099 | _aTEZ TOBB FBE ELE YL’17 HEL | ||
100 |
_aHelvacıoğlu, Gülfem _9117788 |
||
245 | 1 | 0 |
_aLogaritmik ve üstel fonksiyon hesaplamaları için bütünleşik yenilikçi donanım mimarisi geliştirilmesi = Devoloping a novel integrated hardware architecture for calculation of logarithmic and exponantional functions / _cGülfem Helvacıoğlu. |
264 |
_aAnkara: _bTOBB ETÜ Fen Bilimleri Enstitüsü, _c2017. |
||
300 |
_axv 115 pages : _bcharts, graphics, color illustrations ; _c30 cm. |
||
336 |
_2rdacontent _atext _btxt |
||
337 |
_2rdamedia _aunmediated _bn |
||
338 |
_2rdacarrier _avolume _bnc |
||
502 | _aTez (Yüksek Lisans)--TOBB ETÜ Fen Bilimleri Enstitüsü Nisan 2017 | ||
504 | _aIncludes bibliographical references. | ||
520 | _aBu çalışmada, belirli bir tabanda logaritma hesaplaması yapan İndirgemeli CORDIC Tabanlı Logaritma Çeviricisi (İCTLÇ) metodu tanıtılmış ve İCTLÇ'nin FPGA(Field-Programmable-Gate-Array) tabanlı donanım mimarisi ayrıntıları ile anlatılmıştır. İCTLÇ çok düşük kaynak kullanımı ile yüksek bit hassasiyetinde logaritma hesaplarını karmaşık olmayan bir donanım mimarisi ile yapabilmektedir. Toplama ve bit kaydırma işlemlerini barındıran CORDIC metodunun yanında hızlı bir sayı indirgeme yöntemi kullanarak çok geniş aralıktaki sayıların logaritmik çevrimini diğer metotlara kıyasla daha yüksek hassasiyetle ve az kaynak kullanımı ile mümkün kılmaktadır. İçerisinde bulundurduğu indirgeme metodu ile de aynı mimari ile geniş bir operasyon değer aralığı sunmaktadır. In this work, a novel method Reduced CORDIC Based Logarithm Converter (RCBLC) is introduced for computing the specific-based logarithm of the binary values, and then the hardware architecture of RCBLC based on FPGA is analyzed in detail. Hardware architecture of RCBLC is implemented such that it enables logarithm conversion with both high output bit-sensitivity and low resource utilization. In addition to CORDIC method which includes only add-and-shift operations, using the rapid value reduction method provides an opportunity for calculating logarithm of a value more precise and lower resource utilization comparing to other methods. Thanks to the reduction method in it, RCBLC can provide wide operating input interval for logarithm conversion. Keywords: Logarithm, FPGA, CORDIC, Signal processing | ||
650 | 0 | 0 |
_932546 _aTezler, Akademik |
650 | 0 | 0 |
_aDissertations, Academic _932543 |
653 | _aLogaritma | ||
653 | _aFPGA | ||
653 | _aCORDİC | ||
653 | _aSinyal işleme | ||
653 | _aLogarithm | ||
653 | _aFPGA | ||
653 | _aCORDİC | ||
653 | _aSignal processing | ||
710 | 2 |
_aTOBB Ekonomi ve Teknoloji Üniversitesi. _bFen Bilimleri Enstitüsü _977078 |
|
856 | _uhttps://tez.yok.gov.tr/ | ||
942 |
_cTEZ _2z |